課程目標 |
本課程通過大量的實際電路設計,使得學員可以在較短時間內具備電路板設計的全面能力。 |
培養對象 |
對電路原理知識有一定了解,有過單片機或相關電路設計經驗的工程師,企業硬件設計部門負責人。 |
班級規模及環境--熱線:4008699035 手機:15921673576/13918613812( 微信同號) |
堅持小班授課,為保證培訓效果,增加互動環節,每期人數限3到5人。 |
質量保障 |
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
2、培訓結束后免費提供半年的技術支持,充分保證培訓后出效果;
3、培訓合格學員可享受免費推薦就業機會。 |
教學時間,教學地點 |
上課地點:【上!浚和瑵髮W(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
近開課時間(周末班/連續班/晚班):PCB Layout班開課:即將開課,詳情請咨詢客服。(歡迎您垂詢,視教育質量為生命!) |
實驗設備 |
課時: 一個月
☆注重質量
☆邊講邊練
☆合格學員免費推薦工作
☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質
專注高端培訓17年,曙海提供的課程得到本行業的廣泛認可,學員的能力
得到大家的認同,受到用人單位的廣泛贊譽。
★實驗設備請點擊這兒查看★ |
師資團隊 |
◆【趙老師】
10年來一直從事FPGA數字電路設計,高速DSP軟硬件的開發,高速PCB,Layout設計經驗非常豐富。
精通Allegro cadence和candence SPECCTRAQuest等信號完整性仿真,精通高速PCB
SI仿真、Altium Designer以及PADS工具 。成功開發了多個高速DSP和FPGA結合的高難度項目。 ◆【黃老師】
有15年的FPGA和DSP系統硬件開發經驗,8年視頻和圖像處理領域的高速DSP系統硬、軟件和FPGA系統的設計和開發經驗,高速系統設計經驗非常豐富,精通Allegro
cadence和candence SPECCTRAQuest等信號完整性仿真,精通高速PCB SI仿真工具以及PADS,Altium Designer等PCB設計工具。
★更多師資力量請見曙海師資團隊。 |
課程進度安排 |
課程大綱 |
第一階段-Allegro(Cadence)電子線路板設計 |
學習使用 ORCAD 軟件進行原理圖的制作,電路圖的零件設計、使用
Allegro 軟件進行 PCBLayout , PCB 封裝制作、高速布線規則設置、出 gerber 文件、用
CAM350 檢查 gerber 文件。應用范圍:制作高速線路板(如:DSP6000高速板等) .
|
第二階段 Allegro Cadence 仿真、信號完整性 |
1 高速PCB設計中的理論基礎
傳輸線理論、信號完整性(反射、串擾、過沖、地彈、振鈴等)、電磁兼容性和時序匹配等等。
2 SPECCTRAQuest設計流程
2.1 Pre-Placement
2.2 Board Setup Requirements
for Extracting and Applying Topologies
2.3 Database Setup Advisor
—Cross-Section
—DC
Nets
—DC
Voltages
—Device
Setup
—SI Models
—SI
Audit
3 拓撲結構的抽取與仿真 Extracting and Simulating Topologies
3.1 Pre-Route Extraction Setup—Default
Model Selection.
3.2 Pre-Route Extraction Setup—Unrouted
Interconnect
3.3 Pre-Route Template Extraction
3.4 SQ Signal Explorer Expert
3.5 Analysis Preferences
3.6 SigWave
3.7 Delay Measurements
4
差分信號設計 Differential Pair Design Exploration
8.1 Types of Differential Pairs
in SPECCTRAQuest
8.2 Create Differential Pair
Using SPECCTRAQuest
8.3 Create Differential Pair
Using Constraint Manager
8.4 Assigning Differential Pair
Signal Models
8.5 Preference to Extract Unrouted
Differential Pair Topology
8.6 Extracting Unrouted Differential
Pair Topology
8.7 Custom Stimulus to Analyze
Differential Pair Topology
8.8 Differential Pair Topology
Analysis
8.9 Coupled Trace Model and
Differential Pair Topology
8.10 Layout Cross-section Editor
8.11 Differential Pair Constraints
8.12 Differential Pair Constraints
in the Constraint Manager
8.13 Differential Pair Analysis
in the Constraint Manager
8.14 Post Route Extraction
5 時序仿真和和PI仿真
5.1 時序仿真
5.2 PI仿真 |
第三階段-Allegro Cadence DSP6000高速板設計實戰 |
DSP6000高速板設計主要內容有:
1.DSP6000高速板功能方框圖培訓。
2.元件庫建立管理
3.電腦原理圖設計
4.電腦PCB疊層結構、阻抗控制介紹
5.電腦PCB布局以及布線設計
6.出Gerber文件
|